|
STM32G474xx HAL用户手册
|
宏定义 | |
| #define | LL_RCC_SYSCLK_DIV_1 RCC_CFGR_HPRE_DIV1 |
| #define | LL_RCC_SYSCLK_DIV_2 RCC_CFGR_HPRE_DIV2 |
| #define | LL_RCC_SYSCLK_DIV_4 RCC_CFGR_HPRE_DIV4 |
| #define | LL_RCC_SYSCLK_DIV_8 RCC_CFGR_HPRE_DIV8 |
| #define | LL_RCC_SYSCLK_DIV_16 RCC_CFGR_HPRE_DIV16 |
| #define | LL_RCC_SYSCLK_DIV_64 RCC_CFGR_HPRE_DIV64 |
| #define | LL_RCC_SYSCLK_DIV_128 RCC_CFGR_HPRE_DIV128 |
| #define | LL_RCC_SYSCLK_DIV_256 RCC_CFGR_HPRE_DIV256 |
| #define | LL_RCC_SYSCLK_DIV_512 RCC_CFGR_HPRE_DIV512 |
| #define LL_RCC_SYSCLK_DIV_1 RCC_CFGR_HPRE_DIV1 |
SYSCLK未分频
定义于文件 stm32g4xx_ll_rcc.h 的第 236 行。
被以下引用:LL_PLL_ConfigSystemClock_HSI() 和 LL_PLL_ConfigSystemClock_HSE()。
| #define LL_RCC_SYSCLK_DIV_128 RCC_CFGR_HPRE_DIV128 |
SYSCLK 128分频
定义于文件 stm32g4xx_ll_rcc.h 的第 242 行。
| #define LL_RCC_SYSCLK_DIV_16 RCC_CFGR_HPRE_DIV16 |
SYSCLK 16分频
定义于文件 stm32g4xx_ll_rcc.h 的第 240 行。
| #define LL_RCC_SYSCLK_DIV_2 RCC_CFGR_HPRE_DIV2 |
SYSCLK 2分频
定义于文件 stm32g4xx_ll_rcc.h 的第 237 行。
被以下引用:LL_PLL_ConfigSystemClock_HSI() 和 LL_PLL_ConfigSystemClock_HSE()。
| #define LL_RCC_SYSCLK_DIV_256 RCC_CFGR_HPRE_DIV256 |
SYSCLK 256分频
定义于文件 stm32g4xx_ll_rcc.h 的第 243 行。
| #define LL_RCC_SYSCLK_DIV_4 RCC_CFGR_HPRE_DIV4 |
SYSCLK 4分频
定义于文件 stm32g4xx_ll_rcc.h 的第 238 行。
| #define LL_RCC_SYSCLK_DIV_512 RCC_CFGR_HPRE_DIV512 |
SYSCLK 512分频
定义于文件 stm32g4xx_ll_rcc.h 的第 244 行。
| #define LL_RCC_SYSCLK_DIV_64 RCC_CFGR_HPRE_DIV64 |
SYSCLK 64分频
定义于文件 stm32g4xx_ll_rcc.h 的第 241 行。
| #define LL_RCC_SYSCLK_DIV_8 RCC_CFGR_HPRE_DIV8 |
SYSCLK 8分频
定义于文件 stm32g4xx_ll_rcc.h 的第 239 行。
1.7.6.1 生成于2026年2月5日 10:07:09,用于STM32G474xx HAL用户手册